据国外媒体报道,Cadence Design Systems宣布推出首款优化的LPDDR5X内存接口IP设计,运行速度达到8533Mbps,比上一代LPDDR IP快33%基于Cadence的LPDDR5和GDDR6经过试验和成功的产品线,Cadence LPDDR5X IP拥有全新的高性能,可扩展和自适应架构,并已向客户推出
新的Cadence LPDDR5X内存IP解决方案由硅验证的PHY和高性能控制器组成,旨在连接符合JEDEC JESD209—5B标准的LPDDR5X DRAM设备其控制器/PHY接口符合最新的DFI 5.1规范,并支持各种片上总线
传统上,LPDDR内存主要服务于移动市场,而LPDDR R5X内存则开辟了各种新的高带宽应用,包括高级驾驶辅助系统,自动驾驶,低端边缘人工智能和网络Cadence LPDDR5X IP旨在通过灵活的布局设计为各种应用实现下一代SoC设计,而新的架构允许根据个别应用要求微调功耗和性能
Cadence设计的IP支持JEDEC标准定义的最快数据速率Cadence的LPDDR5X控制器和PHY通过了Cadence Verification IP验证,因此LPDDR5X可以提供快速的IP和SoC验证融合面向LPDDR5X的Cadence VIP包括从IP到系统级验证的完整解决方案,如DFI VIP,LPDDR5X内存模型和系统性能分析器
Cadence公司副总裁兼IP事业部总经理Sanjive Agarwala指出:Cadence LPDDR5X IP可以在硅片中以8533Mbps的速度运行,这展示了Cadence针对完整存储系统IP解决方案的下一代架构通过支持人工智能,汽车和移动的未来SoC设计,这种新的高级存储器IP解决方案巩固了我们在存储器接口IP领域的领先地位